논리게이트,logic_gate

Difference between r1.11 and the current

@@ -1,10 +1,20 @@
#noindex
##=====논리게이트,logic_gate =,logic_gate 논리게이트 logic_gate
''TODO MV FROM [[논리게이트logic_gate]]''
logic gate
논리게이트
WtEn:logic_gate
Ggl:"logic gate"
[[VG:논리게이트,logic_gate]]
----
MKL
[[논리회로,logic_circuit]]
[[논리연산,logical_operation]]
표현을 위해 [[논리식,logic_formula]]이나 [[진리표,truth_table]] 사용됨.
[[입력,input]]
[[출력,output]]
bubble - [[버블,bubble]]?
[[버퍼,buffer]] - 완충기 ? NN:buffer

----
https://simple.wikipedia.org/wiki/Logic_gate
@@ -20,7 +30,43 @@
Sub:

[[AND게이트,AND_gate]]
https://simple.wikipedia.org/wiki/AND_gate
{
logical_conjunction
 
[[WpSp:AND_gate]] = https://simple.wikipedia.org/wiki/AND_gate 
[[WpEn:AND_gate]] = https://en.wikipedia.org/wiki/AND_gate
}
[[OR게이트,OR_gate]]
{
logical_disjunction
 
[[WpEn:OR_gate]] = https://en.wikipedia.org/wiki/OR_gate
}
[[NOT게이트,NOT_gate]]
{
AKA [[인버터,inverter]]
 
이게 하는 것을 표현하면
논리적으로는: negation - logical_negation
비트: flipping - bit flipping
 
[[베릴로그,Verilog]]에선 !
 
[[WpKo:NOT_게이트]] = https://ko.wikipedia.org/wiki/NOT_게이트
[[WpEn:Inverter_(logic_gate)]] = https://en.wikipedia.org/wiki/Inverter_(logic_gate)
}
[[XOR게이트,XOR_gate]]
{
'다른지 비교, 불일치 확인' 역할.
}
[[XNOR게이트,XNOR_gate]]
{
'같은지 비교, 일치 확인'역할. (wk)
 
[[WpKo:XNOR_게이트]] = https://ko.wikipedia.org/wiki/XNOR_게이트
}
 

etc

@@ -48,6 +94,25 @@
} // quantum logic gate Ggl:"quantum logic gate" // 양자논리게이트 ... Ndict:양자논리게이트 Ggl:양자논리게이트

----
functional completeness ?
functional completeness n. ?
Ggl:"functional completeness"
functionally complete adj.
[[불_함수,Boolean_function]]
 
----
[[universal_gate]] =,universal_gate =,universal_gate . universal_gate
{
'''universal gate'''?
보편게이트 ??
 
NAND NOR 이 둘?
 
see https://www.onlinenotesnepal.com/logic-gates -> [[https://www.onlinenotesnepal.com/logic-gates#:~:text=is%20logic%2D1.-,Universal%20Gates%3A,-The%20logic%20gates]]
 
} // universal gate ... NN:"universal gate" Ggl:"universal gate"
 
----
응용은
[[선택기,selector]] // curr [[실렉터,selector]]
[[멀티플렉서,multiplexer]]








Sub:

AND게이트,AND_gate
{
logical_conjunction



이게 하는 것을 표현하면
논리적으로는: negation - logical_negation
비트: flipping - bit flipping

베릴로그,Verilog에선 !





etc

gate_array =,gate_array =,gate_array . gate_array
quantum_logic_gate =,quantum_logic_gate . quantum_logic_gate
{
quantum logic gate
양자논리게이트

아다마르_게이트,Hadamard_gate w
Hadamard gate
Z_gate
Z gate
... Ggl:양자 Z gate
not_gate
not gate
... Ggl:양자 not gate

} // quantum logic gate Ggl:quantum logic gate // 양자논리게이트 ... Ndict:양자논리게이트 Ggl:양자논리게이트


functional completeness ?
functional completeness n. ?
Ggl:functional completeness
functionally complete adj.
불_함수,Boolean_function


universal_gate =,universal_gate =,universal_gate . universal_gate
{
universal gate?
보편게이트 ??

NAND NOR 이 둘?


} // universal gate ... NN:universal gate Ggl:universal gate